嵌入式設計是個復雜的工程,本日就說說硬件電路設計方面的幾個留意事項,首先,咱們相識下嵌入式的硬件構架。
本文引用地點:我們知道,CPU是這個系統的魂靈,所有的外圍設置都與其相關聯,這也突出了嵌入式設計的一個特點硬件可剪裁。在做嵌入式硬件設計中,以下幾點需要存眷。
第一、電源確定
電源對付嵌入式系統中的浸染可以看做是氛圍對人體的浸染,甚至更重要:人呼吸的氛圍中有氧氣、二氧化碳和氮氣等可是含量不變,這就相當于電源系統中各類雜波,我們但愿獲得純凈和不變切合要求的電源,但由于各類因素制約,只是我們的空想。這個要存眷兩個方面:
a、電壓
嵌入式系統需要各類量級的電源好比常見的5v、3.3v、1.8v等,為只管減小電源的紋波,在嵌入式系統中利用LDO器件。假如回收DCDC不只個頭大,其紋波也是一個很頭疼的問題。
b、電流
嵌入式系統的正常運行不單需要不變足夠的電源,還要有足夠的電流,因此在選擇電源器件的時候需要思量其負載,我設計時一般留有30%的余量。
假如是多層板,電源部門在layout的時候需電源支解,這時需要留意支解路徑,只管將必然量的電源安排在一起。假如是雙面板,則走線寬度需要留意,在板子答允的環境下只管加寬。符合的退耦電容只管接近電源管腳。
第二、 晶振確定
晶振相當于嵌入式系統的心臟,其不變與否直接干系其運行狀態和通訊機能。常見的振有無源晶振,有源晶振,首先要確定其振蕩頻率,其次要確定晶振范例。
a、無源晶振
其匹配電容和匹配電阻的選擇,這部門一般依據參考手冊。在單片機設計中,常常利用插件晶振共同瓷片電容。在ARM中,為了淘汰空間和便于布線,常常利用四角無源晶振共同貼片電容。固然我們對付牢靠晶振的匹配電路較量熟悉,可是為了到達萬無一失,照舊要看參考手冊確定電容巨細,是否需要匹配電阻等細節。
b、有源晶振
具有更好的更精確的時鐘信號,可是對比之下,比無緣晶振價值高,因此這也是在硬件電路設計中需要存眷的本錢。
在做電路板設計時需要留意晶振走線只管接近芯片,要害信號遠離時鐘走線。在條件答允的環境下增加接地掩護環。假如是多層板,也要講要害信號遠離晶振的走線。
第三、 預留測試IO口
在嵌入式調試階段,在管腳資源富厚的環境下,我凡是預留一個IO口毗連led可能喇叭,為下一步軟件的編寫做鋪墊。在嵌入式系統運行進程中適當節制該IO接口,從而判定系統是否正常運行。
第四、外擴存儲設備
一個嵌入式系統假如有電源、晶振和CPU,那么這就是我們熟悉的最小系統。假如該嵌入式系統需要運行大點的操縱系統,那么不單需要CPU具有 MMU,CPU還需要外接SDRAM和NANDFLASH。假如該cpu具有SDRAM和NANDFLASH節制器,那么在硬件設計上不消過多的思量地點線的利用。假如沒有相關的節制器, 貼片鋁電解電容器,那么需要留意地點線的利用。
這部門在LAYOUT的時候是一個重點,究其原因就是要使相關信號線等長以確保信號的延時相等,時鐘和DQS的差分信號線走線。在布線的時候各類布線能力需要綜合利用,譬喻與cpu對稱漫衍,菊花鏈布線、T型布線,這都需要依據內存的個數幾多來舉辦選擇,一般來說個數越多,布線越巨大,可是知道其要害點,一切迎刃而解。
第五、成果接口
一個嵌入式系統最重要的就是通過各類接口來節制外圍模塊, 0.47uf 50v,到達設計者預設的目標。常用的接口有串口(可用來毗連藍牙,wifi和3G等模塊),USB接口、 網絡接口、JTAG接口、音視頻接口、HDMI接口等等。由于這些接口與外部模塊毗連,做好電磁兼容設計是重要的一項事情。除此之外,在LAYOUT的時候留意差分線的利用。
第六、屏幕
這個成果之所以單獨列出來,是由于其無關緊要。假如一個嵌入式系統只是作為一個毗連器毗連外圍設備模塊,通過相關接口毗連到電腦主機可能直接掛在網絡上,那么屏幕就不需要了。可是假如做出來的是一個消費類產物,與用戶交互頻繁,這就不得不絮聒幾句。
電容屏幕是嵌入式屏幕的首選,在電路設計中需要留意觸屏毗連線和顯示屏毗連線的機關。在走線的進程中只管短的接近主控cpu,同時留意配對信號走差分線,RGB節制信號走等長。各類信號走線間距遵循3W法則,制止彼此滋擾。 在屏幕的設計中,必然要確保功率和防備滋擾,以防屏幕閃屏和花屏現象的呈現。
Copyright 2020© 東莞市立邁電子有限公司 版權所有 粵ICP備2020136922號-1
24小時服務電話:13336555866 郵箱:jimmy@limak.cn
公司地址:廣東省東莞市塘廈鎮東興路162號振興大廈 網站地圖